RISC-V CPU IP解决方案

1000
高性能64位乱序执行处理器
UX1000系列有三种不同的配置分类:UX1020UX1030UX1040UX1060。UX1020是2译码宽度的处理器,拥有平衡的性能和面积功耗;UX1030是3译码宽度的处理器,拥有较好的性能和较低的面积功耗;UX1040是4译码宽度的处理器,拥有较高的性能以及优秀的面积功耗;UX1060是6译码宽度的处理器,拥有更高性能,主要面对高性能应用领域。
1000 Core Complex
UX1000 Core
Machine/Supervisor/Hypervisor/User Mode
FPU/VPU
UX1000 Core
Machine/Supervisor/Hypervisor/User Mode
FPU/VPU
UX1000 Core
Machine/Supervisor/Hypervisor/User Mode
FPU/VPU
Cluster Cache
MMU
  • 高性能
    高实时性
  • RV64I
    MAFDCVBZfh
  • 12级变长流水
  • 支持I/D
    Cache
  • 机器模式 监督模式
    用户模式 虚拟机模式
  • PMP和TEE等
    多处安全机制
  • NICE指令
    扩展机制
  • AXI系统总线
    接口
  • RISC-V
    调试标准
  • 四线 JTAG
    两线 cJTAG
  • 高实时性
    中断机制
  • 成熟的开发
    调试环境
1000系列可配置流水线示意图
  • 领先的流水线和微架构设计
  • UX1000系列有三种不同的配置分类:UX1020,UX1030,UX1040
    和UX1060,全面支持RVA23
  • UX1020:2译码宽度的处理器
    • 拥有衡的性能较低的面积功耗
  • UX1030:3译码宽度的处理器
    • 拥有平衡的性能面积功耗
  • UX1040:4译码宽度的处理器
    • 拥有较高的性能以及优秀的面积功耗
1000系列单Cluster可配特性
  • 单核可配置特性
    • 支持RISC-V RV64IMACFDVBZfh指令集
    • 可配置3/4/6译码宽度,乱序执行流水线
    • 支持完整的矢量扩展及可配置的VLEN & DLEN
    • 支持半/单/双精度浮点
    • 可配置的指令与数据缓存(ICache/DCache)与片上SRAM(ILM/DLM)且支持ECC
  • 多核可配置特性
    • 支持最多一个Cluster 8核缓存一致性
    • 可配置私有L2Cluster Cache
    • 可配置IO一致性接口
    • Cluster Cache支持SECDED ECC
    • 支持将Cluster Cache配置成Cluster Local Memory,并且可以增加128为的CLM接口
    • 可配置双模式(实时处理+应用处理)
1000系列多Cluster可配特性
  • 每个Cluster支持最多16核
    • 每个核都可以单独配置私有Cluster Cache
  • Nuclei-CCI:
    • 芯来自研的基于Cross-Bar的Coherent总线,应用于Multi-Cluster场景
    • 支持系统级缓存System Cache
  • Nuclei-NoC:
    芯来自研的基于Mesh-NoC的Non-Coherent总线
  • 异构多Cluster模式
    • 不同的Cluster(UX1060, UX1040, or UX1030)可以被组合到一个子系统里
    • 最多可以支持8个Clusters
1000系列性能及可配置性
UX1000处理器主要特性
流水线 乱序12级流水线
译码宽度 可配置3/4/6译码宽度
发射宽度 可配置最高8个整数指令及3个矢量指令
特权模式 Machine, Supervisor, User
指令集支持 RV64IMAFDCVBZfh
比特位操作 Zba + Zbb + Zbc + Zbs
浮点 半精度、单精度、双精度
矢量支持 最新RISC-V Vector 1.0版本
地址空间 Sv39以及Sv48
指令子系统 支持指令缓存、ILM,私有L2缓存,系统级缓存
数据子系统 支持数据缓存、DLM,私有L2缓存,系统级缓存
SoC 接口 AXI 内存总线, AHB-Lite外设总线, AXI Slave接口, AXI IO一致性接口
多核配置 支持单Cluster与多Cluster配置,每个Cluster最多支持8核配置
合作伙伴(排名不分先后)

RISC-V基金会

上海集成电路行业协会

中国RISC-V产业联盟

中国开放指令生(RISC-V)态联盟

国家集成电路式设计深圳产业化基地

湖北半导体协会

北京半导体协会

上海开放处理器产业创新中心

武汉光电工业技术研究院

晶晨半导体

芯原微电子

劳特巴赫

腾讯 TencentOS Tiny

PlatformIO

SEGGER

沐创集成电路

欧冶半导体

灿芯半导体

创芯慧联

格见构知

OpenHarmony

TASKING

QUINTAURIS

智芯科

exide

HighTec

加特兰

二进制

芯华章

矽力杰

MachineWare

芯芒

上海瓶钵信息科技有限公司

小米科技

经纬恒润

西门子EDA

裕太微电子

琪埔维半导体

西南集成

道生物联

地芯引力

启英泰伦

知存科技

飞思灵微电子

方寸微电子

芯昇科技

兆易创新

翱捷科技

安路科技

启迪之星创投

微纳研究院

RT-Thread

开放智能

IAR

华中科技大学

上海交通大学

武汉大学

湖北工业大学

联系我们

 

邮箱

contact@nucleisys.com

 

留言咨询

市场销售 大学计划

 

关注我们

想了解我们
请关注"芯来科技"
想获取RISC-V处理器专业知识
请关注"硅农亚历山大"
 

公司地址

上海:上海市浦东新区张江路505号展想中心8楼 武汉:武汉市洪山区木香路2号高新楼9楼 北京:北京市海淀区丰豪东路9号北京集成电路设计园 芯学院

版权所有©2018-2026 Nuclei System Technology(或其附属公司)
鄂ICP备18019458号-1